วันพฤหัสบดีที่ 1 ตุลาคม พ.ศ. 2558

หลักการของนาฬิกาจับเวลา



หลักการของ นาฬิกาจับเวลา


         บทความนี้จะอธิบายหลักการออกแบบและการดำเนินงานของวงจรดิจิตอล นาฬิกาจับเวลา นาฬิกาจับเวลาดิจิตอลเป็นวงจรแสดงเวลาที่เกิดขึ้นจริงในนาที, ชั่วโมงและวินาทีหรือวงจรแสดงหมายเลขของพัลส์นาฬิกา การออกแบบประเภทที่สองนั้นแสดงวงจรนับ 0-59 คิดเป็นช่วงเวลา 60 วินาที

หลักการวงจร นาฬิกาจับเวลา ดิจิตอล:

          วงจรนี้จะขึ้นอยู่กับหลักการของการดำเนินขั้นตอนที่เคาน์เตอร์ 2 ขึ้นอยู่กับการซิงโครซ้อนจะแสดงพัลส์นาฬิกานับ 0-59 คิดเป็นช่วงเวลา 60 วินาที นี้จะกระทำโดยการใช้ไอซี 555 ที่เชื่อมต่อในโหมด astable พัลส์ในการผลิตนาฬิกาของช่วง 1 แต่ละวินาที ในขณะที่การนับนับเป็นครั้งแรก 0-9, เคาน์เตอร์เริ่มต้นที่สองของการดำเนินงานนับทุกครั้งที่มีมูลค่านับนับเป็นครั้งแรกถึง 9 เคาน์เตอร์ ICs การเชื่อมต่อในรูปแบบซ้อนและการส่งออกในแต่ละเคาน์เตอร์เชื่อมต่อกับ BCD 7 ถอดรหัสส่วนที่ใช้ในการขับรถ 7 แสดงส่วน



การทำงานของวงจรดิจิตอล นาฬิกาจับเวลา:

           การดำเนินงานของวงจรเริ่มต้นเมื่อเปิดสวิทช์ จับเวลา 555 ผลิตสัญญาณสูงและต่ำในช่วงเวลาบ่อยครั้งส่งผลให้สัญญาณที่มีความถี่ในการสั่นอยู่บนพื้นฐานของค่านิยมของทั้งสอง ตัวต้านทานและตัวเก็บประจุชาร์จ จับเวลา 555 IC ผลิตนาฬิกาของพัลส์ในช่วงเวลาที่ต้องการ สัญญาณนาฬิกานี้เป็นอาหารที่จะจัดเวทีสอง BCD เคาน์เตอร์ CD4510 ไอซี CD4510 ประกอบด้วยสี่โอเวอร์คล็อกพร้อม D-flip-flop ซึ่งมีการเชื่อมต่อเข้าด้วยกันเพื่อให้การดำเนินงานนับ พัลส์นาฬิกานับจากซิงโครสองขั้นตอนการจัดเรียงกันของทั้งสองเคาน์เตอร์ CD4510 ในฐานะที่เป็น IC U3 รับพัลส์นาฬิกาจะเริ่มนับจาก 0 ถึง 9 เมื่อนับถึง 9 ประตูและ IC U4A ผลิตเอาท์พุทตรรกะสูงซึ่งเป็นอาหารที่ขา U / D ของ IC U2 IC U2 เริ่มดำเนินการนับ U2 ยังคงดำเนินการนับของ IC และเพื่อไม่ไอซี U3 U3 ทุกครั้งนับถึงปลาย อย่างไรก็ตามเมื่อนับ IC U2 นับถึง 6 ขารีเซ็ตการตั้งค่าในระดับสูงโดยประตูและ U5B นับจะปรากฏบนจอแสดงผล 7 ส่วนผลักดันโดย BCD ถึง 7 ส่วนถอดรหัส CD4511 วงจรจึงแสดงนาฬิกาพัลส์ 0-60